1. Kondisi
[back]
Buatlah
sebuah rangkaian lengkap yang memuat 2 gerbang AND dengan 3 input dan 4
input, kemudian gerbang OR dengan 2 dan 4 input,kemudian 1 gerbang XOR
dan 2 gerbang XNOR. Dan output akhir rangkaian keseluruhannya
ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3
saklar SPDT.
3. Video Simulasi [back]
Kaki pada gerbang AND(4 input) terhubung SW 1, 2 dan 3. Kaki input dari gerbang XNOR terhubung dengan SW 2 dan 3, dan pada gerbang OR (4 input) terhubung dengan SW 1, 2 dan 3. Dilihat pada gerbang AND(4 input) prinsip kerjanya yaitu jika semua input berlogika 1 maka outputnya akan berlogika 1, sebaliknya jika pada kaki input salah satu atau semuanya berlogika 0 maka outputnya akan berlogika 0. Pada gerbang logika XNOR U5 prinsip kerjanya yaitu, jika pada input yang berlogika 1 berjumlah genap (0,2,4,….) maka outputnya akan belogika 1, sebaliknya jika pada inputnya yang berlogika 1 berjumlah ganjil (1,3,dst) maka outputnya akan berlogika 0. Pada gerbang OR U4, prinsip kerjanya yaitu, jika salah satu atau semua input berlogika 1 maka outputnya akan berlogika 1, sebaliknya jika semua input berlogika 0 maka outputnya akan berlogika 0.
Output dari AND U1 terhubung dengan kaki input dari gerbang XNOR U?A. Output dari gerbang XNOR U5 terhubung dengan salah satu kaki gerbang XNOR U?A dan pada salah satu kaki gerbang XOR U6. Output dari gerbnag OR U4 terhubung dengan salah satu kaki gerbang XOR U6. Pada gerbang logika XOR, prinsip kerjanya yaitu, jika pada kaki input yang berlogika 1 berjumlah ganjil (1,3,dst) maka outputnya akan berlogika 1, sebaliknya jika pada kaki input yang berlogika 1 berjumlah genap (0,2, 4 dst) maka outputnya akan berlogika 0.
Output dari gerbang XNOR U? terhubung dengan salah satu kaki gerbang OR U3 dan salah satu kaki gerbang AND U2 (3 input). Dan output dari gerbang XOR U6 terhubung dengan salah satu kaki gerbang AND U2 dan salah satu kaki gerbang OR U3.
Output terakhir dari rangkaian adalah logicprobe. Terdapat 2 buah logicprobe dimana logicprobe pertama terhubung dengan gerbang OR U3 dan logicprobe kedua terhubung dengan output dari gerbang AND U2. Angka yang akan ditunjukkan logicprobe tergantung dari output dari kedua gerbang tersebut.
JIka saklar 1 ,2 dan 3 hidup maka logicprobe pertama akan berlogika 1 dan logicprobe kedua akan berlogika 0
Jika saklar 1 mati, SW 2 dan 3 hidup maka logicprobe pertama dan kedua akan berlogika 0
Jika saklar 1 dan 3 hidup dan saklar 2 mati, maka logicprobe pertama dan kedua akan berlogika 1
5. Link Download [back]
File HTML - Download
File Rangkaian Simulasi - Download
Tidak ada komentar:
Posting Komentar